案例,spss,数据分析

CPLD开发平台设计


全文字数:6500字左右  原创时间:<=2022年

【内容摘要】

CPLD开发平台设计


本课题研究的是基于ALTERA公司生产的MAXII系列芯片EPM570T100C5对于CPLD实验平台的开发研究,它可以针对不同情况,通过输入不同的逻辑程序,实现不同逻辑功能的电路,由于该电路具有这方面特点,所以我们为了能对其加深认识,学习该方面知识,特对次电路进行设计与研究。

1 前言………………………………………………………………………………………………..1
2 总体方案…………………………………………………………………………………………..1
3 硬件设计…………………………………………………………………………..........................2
3.1电源模块…………………………………………………………………………………………2
3.1.1 系统硬件的基本组成…………………………………………………………………………2
3.1.2 降压整流滤波…………………………………………………………………………………3
3.1.3  LM117可调稳压集成电路…………………………………………………………………..3   
3.1.3.1  LM117可调稳压集成电路内容介绍……………………………………………………...3
3.1.3.2  功能特性…………………………………………………………………………………...3
3.1.4 时钟电路………………………………………………………………………………………3
3.2 CPLD模块……………………………………………………………………………………….4
3.2.1 CPLD内容简介………………………………………………………………………………..4
3.2.2 器件特点………………………………………………………………………………………5
3.2.3 电路图…………………………………………………………………………………………5
3.2.4 EPM570T100C5主芯片……………………………………………………………………….5
3.2.5 JATG接口部分………………………………………………………………………………...5
3.2.5.1 接口介绍…………………………………………………………………………………….5
3.2.5.2 引脚定义…………………………………………………………………………………….5
3.3 键盘显示模块…………………………………………………………………………………...6
3.3.1 按键电路………………………………………………………………………………………6
3.3.2 显示电路………………………………………………………………………………………6
4 软件部分…………………………………………………………………………………………..7
4.1 4选1数据选择器……………………………………………………………………………….7
4.1.1 4选1数据选择器逻辑功能表………………………………………………………………..7
4.1.2 4选1数据选择器源程序……………………………………………………………………..7
4.2 8线-3线编码器…………………………………………………………………………………8
4.2.1 8线-3线优先编码器的功能表……………………………………………………………….8
4.2.2 8线-3线优先编码器源程序………………………………………………………………….8
4.3 八位加法器……………………………………………………………………………………...9
4.4 异步清除十进制加法计数器………………………………………………………………….10
4.5 8D锁存器……………………………………………………………………………………….10
4.6 十六进制编码键盘…………………………………………………………………………….12
4.7 移位寄存器…………………………………………………………………………………….13
4.8 16选1数据选择器…………………………………………………………………………….14
5 总结………………………………………………………………………………………………16

 

*若需了解更多与协助请咨询↓→[电脑QQ][手机QQ]【数据协助】